直播推薦
企業(yè)動態(tài)
- 京東集團發(fā)布2025年一季度業(yè)績 降本增效、技術(shù)創(chuàng)新引領(lǐng)京東工業(yè)高質(zhì)量發(fā)展
- 皓天試驗設(shè)備將攜多款環(huán)境試驗設(shè)備亮相CIBF2025深圳國際電池展
- 全場景節(jié)能30%以上!海爾中央空調(diào)亮相中國零售展
- igus全球環(huán)保騎行亞洲站在中國收官
- 京東工業(yè)與世達工具深化戰(zhàn)略合作 聯(lián)手推動專業(yè)工具行業(yè)數(shù)智供應(yīng)鏈升級
- 舒瑞普中國卓越中心暨蘇州新工廠開業(yè)典禮圓滿落成
- 華測儀器中標(biāo)華北電力大學(xué)綜合介電分析儀采購項目
- 商用中央空調(diào)的節(jié)能首選:海爾磁氣懸浮中央空調(diào)
推薦展會
PCI-E總線數(shù)據(jù)采集卡的主要技術(shù)指標(biāo)如下:4個單端模擬通道,4通道同時采樣,每個通道采樣率為100sps-8Msps可任意設(shè)定,分辨率為12bit。為了實現(xiàn)采集數(shù)據(jù)的實時存儲,采用了PCI總線與主機接口。
4個通道的輸入模擬信號經(jīng)過緩沖放大和抗混迭濾波器后分別送入4片ADC中,由采樣時鐘發(fā)生器產(chǎn)生的采樣時鐘控制對模擬信號進行采樣、保持和量化,輸出的4路12bit數(shù)據(jù)復(fù)用為一路32bit數(shù)據(jù)送入FPGA中緩存并打包成幀并加入幀號等信息。成幀后的數(shù)據(jù)受主機端程序控制,通過PCI接口控制器經(jīng)PCI總線送入主存中,根據(jù)需要進行處理或存盤,從而完成數(shù)據(jù)采集過程。
1.2PCI-E總線數(shù)據(jù)采集卡元器件的選用
ADC采用了模擬器件公司(ADI)的AD9220子區(qū)式高速ADC,分辨率為12bit,采樣率高為10Msps,片內(nèi)帶有高速低噪聲采樣保持放大器和電壓參考源,可以簡化設(shè)計。采集卡中所有的控制和時序邏輯全部由一片F(xiàn)PGA實現(xiàn),綜合考慮規(guī)模、速度、功耗等因素,選用了Xilinx公司的XCS30。該器件為Spartan系列FPGA,成本低速度快,可用邏輯門數(shù)為30000門。采樣時鐘發(fā)生器中DDS器件選用ADI的AD9830單片DDS集成電路,其高時鐘頻率為50MHz,內(nèi)置10bit D/A變換器,頻率控制字長32bit,頻率分辨率可達0.005Hz,*本設(shè)計的需要。PCI總線控制器選用了Cypress公司的CY7C09449(PCI-DP),其特點是接口方式靈活,具備PCI總線Master能力,可以實現(xiàn)與主存或其他Slave設(shè)備的DMA傳輸,這對保證實時高速數(shù)據(jù)采集是十分必要的。
2、提高PCI-E總線數(shù)據(jù)采集卡性能的措施
2.1采樣時鐘發(fā)生器中低通濾波器的設(shè)計
低通濾波器的性能對保證采樣時鐘具有較低的jitter非常關(guān)鍵,因此在本設(shè)計中采用了7階橢圓低通濾波器。為了避免引入有源器件自身電噪聲,濾波器全部采用無源器件構(gòu)成,濾波器對帶外噪聲抑制比約為-60dB。
濾波器的輸入阻抗和輸出阻抗均為100Ω,高于AD9830典型應(yīng)用場合的50Ω,同時適當(dāng)調(diào)整AD9830外接的電流設(shè)置電阻使得輸出電流增大。這樣可以增大輸出信號電壓范圍,提高信號擺率(Slew Rate),有助于降低整形后時鐘信號的jitter。此外,圖5中以R17和R18的中點電平作為比較器的門限,這樣可以保證整形后信號的占空比為50%。
2.2PCI-E總線數(shù)據(jù)采集卡采樣時鐘設(shè)置范圍的分段
為了能產(chǎn)生較高頻率(8MHz)的采樣時鐘,在時鐘發(fā)生電路中使用了高速比較器MAX9010,其傳播延遲僅5ns。當(dāng)DDS輸出信號頻率較低的時候,信號在比較門限電平附近擺率過低,容易造成比較器多次翻轉(zhuǎn)。雖然在后面的邏輯中采用了數(shù)字低通濾波器可以有效的去除這種干擾,但是仍然會引入jitter,使得采集系統(tǒng)性能劣化。
為此,在圖三的結(jié)構(gòu)中,比較器整形后的時鐘信號又通過一個可編程分頻器。根據(jù)需要的采樣率分段設(shè)置DDS輸出頻率,同時為分頻器設(shè)置相應(yīng)的分頻比從而產(chǎn)生終的采樣時鐘。設(shè)需要的采樣時鐘頻率為,DDS輸出頻率為,分頻比為N,則有:
上述方案在實踐中被證明是非常有效的。經(jīng)過分頻器輸出的時鐘穩(wěn)定可靠,實測jitter不超過3ns,滿足數(shù)據(jù)采集系統(tǒng)的要求。
2.3PCI-E總線數(shù)據(jù)采集卡的緩存和傳輸
當(dāng)PCI-E總線數(shù)據(jù)采集卡以高采樣率8Msps工作時,4個通道的數(shù)據(jù)打包成幀后加上幀號等其他信息,總的數(shù)據(jù)通過率約為50MBytes/s。
在采集卡上用PCI-DP的16KB雙口RAM對數(shù)據(jù)幀進行緩存,同時通過PCI總線將數(shù)據(jù)傳送到主存中
數(shù)據(jù)先被存入Bank A,待存滿后繼續(xù)存入Bank B,同時向主機發(fā)出中斷;主機端的中斷服務(wù)程序啟動DMA傳輸,將Bank A中的數(shù)據(jù)傳輸?shù)街鞔嬷?,待Bank B存滿后數(shù)據(jù)又存到Bank A中,同時將Bank B中的數(shù)據(jù)傳到主存;這樣輪流進行,直到采集任務(wù)完成。
2.4多種觸發(fā)方式的實現(xiàn)
為了適應(yīng)盡可能多的測量要求, 數(shù)據(jù)采集卡應(yīng)當(dāng)具靈活的可編程觸發(fā)方式。在本設(shè)計中,除了可以通過主機端軟件控制的定時觸發(fā)等方式外,還可以方便的在程序中設(shè)定通過外部觸發(fā)源的電平或上升/下降沿進行觸發(fā)。通過采集卡控制邏輯中的定時器可以實現(xiàn)以20ns的步長設(shè)置的長達85秒的延時觸發(fā),以及每通道多2K采樣點的超前觸發(fā)。各種觸發(fā)方式及相應(yīng)的控制和時序邏輯均使用Verilog語言設(shè)計并在FPGA中實現(xiàn)。
免責(zé)聲明
- 凡本網(wǎng)注明"來源:智能制造網(wǎng)"的所有作品,版權(quán)均屬于智能制造網(wǎng),轉(zhuǎn)載請必須注明智能制造網(wǎng),http://www.tzhjjxc.com。違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
- 企業(yè)發(fā)布的公司新聞、技術(shù)文章、資料下載等內(nèi)容,如涉及侵權(quán)、違規(guī)遭投訴的,一律由發(fā)布企業(yè)自行承擔(dān)責(zé)任,本網(wǎng)有權(quán)刪除內(nèi)容并追溯責(zé)任。
- 本網(wǎng)轉(zhuǎn)載并注明自其它來源的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品來源,并自負(fù)版權(quán)等法律責(zé)任。
- 如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
ARCE2025亞洲機器人大會暨展覽會
展會城市:廣州市展會時間:2025-12-19