您好, 歡迎來到智能制造網(wǎng)! 登錄| 免費注冊| 產(chǎn)品展廳| 收藏商鋪|
當(dāng)前位置:北京中新創(chuàng)通信技術(shù)有限公司>>公司動態(tài)>>時鐘與銣鐘的精度丈量
時鐘電路中的許多環(huán)節(jié)都會引起抖動。為了簡單化的描述,跳過鎖相環(huán)和其他電路不談,只看時鐘的源頭——晶振。關(guān)于晶振的類型在網(wǎng)上有大量的介紹。zui早在無線電微波通信領(lǐng)域人們便發(fā)現(xiàn)了時鐘jitter對通信質(zhì)量的影響,當(dāng)年在無線電和計算電路的工程師已經(jīng)深入探討過抖動的來源和影響,所以目前時鐘jitter早已不是一個新的問題。時鐘源材質(zhì)基本上都是石英晶振,給石英施加交變電壓便會產(chǎn)生規(guī)律的正弦波。少數(shù)*電路會采用銣鐘,銣鐘的精度可以保持10天不差10皮秒,這個精度足以使任何人聽不到變化。
數(shù)字信號中的變化也就是抖動,如果在瞬時達(dá)到納秒級別,將會明顯略化聽感。其實引起jitterzui大的原因并不是來自于晶振本身,而是來自于周圍電路的電噪聲干擾,無論采用何種晶振它都會顯著劣化時鐘電路指標(biāo)。噪聲程度普遍伴隨著頻率的降低而加強,低頻抖動是zui難以抑制的。一個常見的例子便是電源噪聲。
克服噪聲后,接下來問題便是如何使得時鐘電路生成系統(tǒng)可識別的時鐘波形。這個問題的精髓在于,把緩慢的的正弦信號轉(zhuǎn)化為高速,銳利的方波。一旦我們生成了方波,下一步會便是如何克服邏輯電路引入的jitter。邏輯電路的jitter,根據(jù)邏輯電路的類型,Jitter 可以是非常大的。如果你想實現(xiàn)亞皮秒級別的低抖動,至少你會面臨邏輯電路可選性降低、高能耗電源以及高元件成本這三個問題。
如果Jitter足夠低,它將不會被聽到,但這涉及到j(luò)itter水平和頻率之間的關(guān)系。
zui后,如果說通過這次實驗得出了什么結(jié)論,那便是我們都需要專門的聽音訓(xùn)練。教育在人的一生中是*的。
請輸入賬號
請輸入密碼
請輸驗證碼
以上信息由企業(yè)自行提供,信息內(nèi)容的真實性、準(zhǔn)確性和合法性由相關(guān)企業(yè)負(fù)責(zé),智能制造網(wǎng)對此不承擔(dān)任何保證責(zé)任。
溫馨提示:為規(guī)避購買風(fēng)險,建議您在購買產(chǎn)品前務(wù)必確認(rèn)供應(yīng)商資質(zhì)及產(chǎn)品質(zhì)量。